什么是PLL?汇PLL(Phase-Locked Loop)是一种模式锁定环路,它有助于恒定频率振荡器的频率并且可保持两个电路的时钟间的相位同步,它通过相位检测,接收器可以从发送器检测到时间,然后用控制调制的方式控制接收芯片的输出,PLL结构由参考输入环路、锁相环路和控制电路构成,在快速电子系统中广泛运用于信号同步,PLL,是指倍频器,用来把频率翻倍,可以工作在48MHz时钟频率下,中文名倍频器外文名PLL作用把频率翻倍工作环境可以工作在48MHz时钟频率下在ARM数据手册中PLL叫做倍频器,顾名思义它可以把频率翻倍,如果利用它把外部12M晶振
什么是PLL?
汇
PLL(Phase-Locked Loop)是一种模式锁定环路,它有助于恒定频率振荡器的频率并且可保持两个电路的时钟间的相位同步。它通过相位检测,接收器可以从发送器检测到时间,然后用控制调制的方式控制接收芯片的输出。PLL结构由参考输入环路、锁相环路和控制电路构成,在快速电子系统中广泛运用于信号同步。
PLL,是指倍频器,用来把频率翻倍,可以工作在48MHz时钟频率下。
中文名
倍频器
外文名
PLL
作用
把频率翻倍
工作环境
可以工作在48MHz时钟频率下
在ARM数据手册中PLL叫做倍频器,顾名思义它可以把频率翻倍,如果利用它把外部12M晶振倍频4倍的话,系统就可以工作在48MHz时钟频率下。
pll在英语中代表‘最后一层的排列、锁相环’的意思,作为名词时有'视眼球剥璃'的意思,读音为[pll],在英语中以名词出现较多,在《牛津英汉双解词典》中,共找到10个与pll相关的句子。
锁相环路是一种反馈控制电路,简称锁相环(PLL,Phase-Locked Loop)。锁相环的特点是利用外部输入的参考信号控制环路内部振荡信号的频率和相位。
因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。
PLL。其实就是锁相环路,简称为锁相环。许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。锁相环路是一种反馈控制电路,简称锁相环(PLL)。一种输出一定频率信号的振荡电路,也称为相位同步环(回路)。该回路利用使外部施加的基准信号与 PLL 回路内的振荡器输出的相位差恒定的反馈控制来产生振荡信号。在网络领域中, PLL 用于从接收的信号中分离出时钟信号。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。 主要由检相器组成的电路,将电压控制振荡器的频率与输入载波信号或参考频率发生器的信号相比较。在通过了环路滤波器后,检相器的输出被反馈给电压控制振荡器来保持其与输入频率或参考频率完全同相。彩色电视、遥测设备和其他许多接收机都具有锁相环路。 因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。 目前锁相环主要有模拟锁相环,数字锁相环以及有记忆能力(微机控制的)锁相环。你可以上华强电子网看看,我也是在那里看到的。
PLL的意思是Phase-locked Loop,中⽂意思即为锁相环。
锁相环是⼀种反馈电路,其作⽤是使得电路上的时钟和某⼀外部时钟的相位同步。PLL通过⽐较外部信号的相位和由压控晶振(VCXO)的相位来实现同步的,在⽐较的过程中,锁相环电路会不断根据外部信号的相位来调整本地晶振的时钟相位,直到两个信号的相位同步。
在数据采集系统中,锁相环是⼀种⾮常有⽤的同步技术,因为通过锁相环,可以使得不同的数据采集板卡共享同⼀个